Virtex-IIP PowerPC Simulacije

M

mami_hacky

Guest
tko ima je bilo koji iskustvo sa simulacijom dizajn, koji koristi Virtex-IIP's PowerPC uProcessors?
Može li mi tko objasniti što su smart modela, i što je SWIFT?a ako mi treba Synopsys Model kompajler za moj funkcionalne simulacije?

 
Dug kao JA znati, simulacije za embedded PowerPC jezgre može obaviti koristeći Virtex pro-II developer's kit.
Ona uključuje brzu model za PowerPC i pridružene GNU gcc kompajler.
Možete simulirati koristeći Modelsim.
Ali, Xilinx je još uvijek u razvoju alata i sada je u alfa verziji.

Simon2kk

 
Tada se može bilo koje opisuju ono što je srž spojiti?Trebam li ga performe simulacije?

 
CoreConnect je autobusom iz standard IBM-a.
U Xilinx alat je osmišljen kako Soft IP što znači da koristi CLB (ili kriška u Virtex pro-II) na FPGA.
Možete instantiate i simulaciju za PowerPC jezgre ili MicroBlaze procesora.

simon2k

 
Pozdrav, mami_hacky.

Nisam odgovor na Vaše pitanje.
S obzirom na pitanje da li ste za korištenje CoreConnect ili ne,
to je do vas.
CoreConnect je neobavezno autobus za PowerPC i Microblaze.
Ako trebate vlastiti autobus, dizajn i možete ga koristiti na V-IIpro.
Naravno, to je mnogo lakše dostupan za korištenje kao autobus CoreConnect.

simon2kk

 
SWIFT je kvazi-industy standardni predlozzila Synopsys oko 10 godina.Korištenjem SWIFT, IP programeri mogu prevesti u HDL model njihove IP jezgre u binarni (šifriran) model koji se može s drugim simulirani HDL modele koristeći HDL simulatorima koji podržavaju SWIFT,
npr. ModelSim i mnoge druge alate.

 

Welcome to EDABoard.com

Sponsor

Back
Top