provedbi IIR pojasni filtar u FPGA koristeći verilog koda

A

anand_biomedical

Guest
Bok,
Trebam za provedbu 2. reda pojasni filtar IIR u FPGA koristeći verilog kod.
2. Kako bi IIR pojasni filtar prijenosna funkcija je

H (z) = (0,13875 - 0.13875z-˛) / (1 - 1.6614z-1 0.7225z-˛)

(Napomena: U gore navedene jednadžbe z-1, Z-˛ nisu ništa drugo nego z vlasti -1, -2).

središnje frekvencije se 24,6875 Hz
donji-3dB frekvencije is11.975 Hz
Najbolji-3dB frekvencija 37,4 Hz
-3dB širina pojasa je 25,425 Hz

Ja se koristi Matlab da se s koeficijentom vrijednosti.
Koristio sam Direct forme II realizacija i završio s četiri ljeta, četiri multiplikatora i dva odgađanja jedinice.

Sada sam zabrinut o verilog kod za pojasni filtar čiji je ulaz će biti 8-bitni digitalni signal i očekivani izlaz je 8-bitni.JA Installer Xilinx ISE 8.2i webpack, ali ja dont znati kako to pisati verilog koda u ovom paketu

Ako bilo tko mogao mene sugeriraju da bi bilo velik.
Ja sam stvarno obličje za bilo kakvu pomoć.
Sretna Nova godina !!!!!

Hvala

 
uporabu fdatool u Matlab dizajn filtra je quantize do 8 bitova (ur naočale) i kod za generiranje verilog taj ...
ovo je synthesizable u 8.2i
to bi bilo stvarno jednostavan.

 
U redu, koristeći alat FDA Ja mogu dizajnirati filtera, ali pitam se kako generirati verilog kod.Se FDA gonna učiniti?Added nakon 1 minuta:rsrinivas je napisao:

uporabu fdatool u Matlab dizajn filtra je quantize do 8 bitova (ur naočale) i kod za generiranje verilog taj ...

ovo je synthesizable u 8.2i

to bi bilo stvarno jednostavan.
 
pogled na ovu knjigu
Digitalna obrada signala Programabilni nizovi
u htijenje nađi poglavlja o tome.i možete je skinuti s
** SPAM BRISANI **

 

Welcome to EDABoard.com

Sponsor

Back
Top