problem sa preklopljenim coscode potpuno diferencijalne opamp

M

manissri

Guest
hi. sve
plz pomoć ..
ja sam desiinging pipelined ADC ...
za što imam to desing opamp s 12.5ns taloženje vrijeme ..
za ovo ja sam koristeći presavijeni cascode puni diferencijal arhitekture.
specifikacija se daje za mene je vrijeme doseljenja je od 12,5 ns.
rješavanje ovog puta ja izračunat najgore pobio stopa (vdd / 2) / (ts/10) kao dano u holberg knjiga da, ako ubi stopa nije dala i settlilng vremenu daje onda bi najgori pogubio stopa po naseljavanju vrijeme naočale.
tako da ovaj sam dobio trenutno ubiše stopi od oko 5 ma u rep presavijeni cascode potpuno diferencijalne opamps.tako da je ovo mnogo tekuće ja sam uzimajući ogromne veličine moje opamps.
pa gospodine moj pitanje je kako ja nastaviti izračunati struje u dati po repu naseljuju vrijeme naočale ..
Ja sam nesposoban to riješiti ...
plz pomoć ...
moj vdd je 5v i vss je 0V

 
Ukupno taloženje time se dobiva kao dodatak dovođenje vremena plus eksponencijalno rješavanje.Morate odlučiti što dio svog transfera bit će dovođenje i što će biti eksponencijalan rješavanje.Također naseljuju vrijeme naziva se dati pogreške.Nije isto da riješiti na 1% nego to učiniti do 0,01%.

U složene cascode, morate se sjetiti da postoje dva ubi stope.Unutarnje jedan, dominira dovođenje u unosu cascoded ogledala, a vanjski pogubio stopa upravlja dovođenje u izlazni stupanj.

Također, s obzirom na frekvenciju prijelaza, presavijeni cascode pojačala dati dva moguća rješenja.

 
Vi dindn't reći opterećenja, preciznost, a povratne faktor.Za 10b trebate 7T u eksponencijalnu dijelu.
Bilo kako 5mA u rep (znači 10 mA za cijeli pojačalo) čini prihvatljive za 12ns ako imate opterećenja u rasponu pF i najboljem slučaju faktor povratne informacije, blizu 1 (ali mislim da imate 0,5).

 
hi ocarnu ..
moj teret 2.5pf.
i pipelind ADC je 12 zalogaj ...
tako da bilo solultion u morati smanjiti mnogo sadašnjih i dobivanje iste specifikacije kao i 12 .. 5 ns rješavanje vrijeme.coz zbog ove teške trenutno sam uzimajući ogroman W / L i rasipanje snage
razumjeti da u moj upit
waitng za ur odgovor
Manish

 
Ako dobijete rješenje za dobivanje brzine i preciznosti, bez struje, Nobelova nagrada je vaš

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />

.Naviknuti na to: 12 bita na toj frekvenciji zahtijeva neki moć.You want to vrijeme costant oko 1.5ns ili tako, β mislim da je oko 0,3, t = 1/wβ, w = 350MHz je minimalna jedinstvo dobitak Frekv.možete nadati.w = GM / CL, GM = 5.5mS.Sada, to nije to puno, ali to ovisi o tehnologiji (Vdd = 5V, mislim da u iskoristiti stare).Koristite minimalne dužine tranzistora u paru unos diff.Nadam se da nisam pogriješiti.Ubi stopa će pogoršati stvari malo, u moć ištanje to uzeti neki marže.

 
12bits sa 5V proces

<img src="http://www.edaboard.com/images/smiles/icon_question.gif" alt="Pitanje" border="0" /><img src="http://www.edaboard.com/images/smiles/icon_exclaim.gif" alt="Usklik" border="0" />Koji postupak koristite?Koji je vaš Kn vašeg NMOS?
Prema mojim saznanjima, morate barem 0.18um proces.
Bilo koji drugi mišljenje?

 
Rezolucija i proces nemaju ništa zajedničko.Možete dobiti "sve" rješenje želite iz bilo kojeg procesa.Samo brzine i površine su u funkciji procesa.

PS: Znam tvrtka koja čini 16-18 bitova ADC u 0,6 procesu.

 
hi ocarnu ..
moj B = cf / (usp. cs copamp) gdje je cs = cf = copamp
onda B = 1 / 3.
i za 0,1% postavljanje ts (vrijeme vezanja) = 7T.(Gdje je ts = 12.5ns)
pa ugb za rješavanje ovog puta je t = 1/BW
ja sam uzimajući ugb oko 270mhz.
tako gb = GM / cl
cl = 2.5pf.
i dobivanje GM = cca 4.0ma / v
GM i = 2 * Identifikacija / Vdsat
stavljanje Vdsat = 100 MV
ja sam uzimajući Id = pribl 240ua.u (diferencijalni par)
pa moj rep struje je oko 680ua.

moje pitanje je da ću dobiti 12.5ns vrijeme vezanja.
će stopa pogubio ne ograničiti ovaj mali tekući?
plz odgovor ..
Manish

 
To će možda, ali ne puno.BTW, 7T je za 10 bita se sjećam, za 12 vam je potrebno više.Sada, samo bi trebao izračunati koliko je potrebno za vaš op amp ubi se preko cijelog raspona.Od C * U = I * t, ja je currnet teče u kapica, C je opterećenje kapica, U je maksimalna izlazna varijacija (max amplituda od - do ).Sada, ako to traje samo 1 * t ili tako da ubi, to neće utjecati na rješavanje trime previše.Međutim, ako je previše (kao ako dizajniran izlazne struje u grani presavijeni cascode premalen), razmislite o dodavanju neke steznim uređajima za poboljšanje dovođenje (vidi Martin knjige).

 
provjeriti faza marža ... sati više od 70 stupnjeva usporava odgovor.
UGF je zahtjev za rješavanje malih signala (linearna taloženje).u dovođenje, trenutno na raspolaganju za punjenje poklopac opterećenja, odlučuje ts.
pogledajte "CMOS analogni IC design" by Razavi

 

Welcome to EDABoard.com

Sponsor

Back
Top