M
mookins
Guest
Zdravo,
ovo nije strogo DSP DSP pitanje, ali je definitivno opcija.Što sam je i 3 semestar projekta za jedndlučila sam provesti ABS i kontrola proklizavanja sustav u mjerilu 1/5th daljinskim upravljačem automobila (http://www.mookins.com/car/ za slike).
Moj Originalna ideja je bila da koristi FPGA, spartanski 3E.Imam samo ikada napisana VHDL i nikad ne koristi FPGA hardver, ali ja bih smatram se brzo uči.Inače, plan je bio da implementirati 'meko' unutar mikrokontrolera FPGA, 5 paralelno prikazivati fuzzy logic kontrolera (koji sam već razvijene u VHDL), a sve potrebne periferije, poput PWM dekodiranje i kodiranje, ADC sučelja, itd.
Pričao sam s dečko na poslu i on je rekao da je neumjerenost i sam mogao izaći na kraj s jednim mikrokontrolera oko 50Mhz do 100MHz.Ipak skeptičan, da ne spominjem vlasništvo tvrdo vrijeme pronalaženje OpenBSD izvor razvojnih alata, ja conjured se ideja korištenja 5 manjih ATmega čips, jedan posvećen svaki kotač s ABS sustavom neizrazite logike provedbe i peti ATmega funkcionira kao majstor za bilježenje podataka , bežični Comms natrag u bazu, itd.
Dakle moje pitanje je, je FPGA overkill?Smo 6 ATmegas overkill?Je li lijepo težak 50MHz do 100MHz mikro će biti dovoljno?
Ostali razlozi su jeftini ili besplatni alat i jednostavnost PCB proizvodnje.Smatram do 4 sloja održiv.Ništa više nije izvodljiv.
Bilo kakva pitanja o detaljima, slobodno pitajte!
-Mikey
ovo nije strogo DSP DSP pitanje, ali je definitivno opcija.Što sam je i 3 semestar projekta za jedndlučila sam provesti ABS i kontrola proklizavanja sustav u mjerilu 1/5th daljinskim upravljačem automobila (http://www.mookins.com/car/ za slike).
Moj Originalna ideja je bila da koristi FPGA, spartanski 3E.Imam samo ikada napisana VHDL i nikad ne koristi FPGA hardver, ali ja bih smatram se brzo uči.Inače, plan je bio da implementirati 'meko' unutar mikrokontrolera FPGA, 5 paralelno prikazivati fuzzy logic kontrolera (koji sam već razvijene u VHDL), a sve potrebne periferije, poput PWM dekodiranje i kodiranje, ADC sučelja, itd.
Pričao sam s dečko na poslu i on je rekao da je neumjerenost i sam mogao izaći na kraj s jednim mikrokontrolera oko 50Mhz do 100MHz.Ipak skeptičan, da ne spominjem vlasništvo tvrdo vrijeme pronalaženje OpenBSD izvor razvojnih alata, ja conjured se ideja korištenja 5 manjih ATmega čips, jedan posvećen svaki kotač s ABS sustavom neizrazite logike provedbe i peti ATmega funkcionira kao majstor za bilježenje podataka , bežični Comms natrag u bazu, itd.
Dakle moje pitanje je, je FPGA overkill?Smo 6 ATmegas overkill?Je li lijepo težak 50MHz do 100MHz mikro će biti dovoljno?
Ostali razlozi su jeftini ili besplatni alat i jednostavnost PCB proizvodnje.Smatram do 4 sloja održiv.Ništa više nije izvodljiv.
Bilo kakva pitanja o detaljima, slobodno pitajte!
-Mikey