L
lhlbluesky
Guest
kao što znamo, pojasni razmak sklop ima dva stabilna operativni bodova, pa pokrenuti sklop je potrebno, ali ja nađi prema taj našto ja onesposobiti moj početak gore krug, i napraviti vdd fiksni istosmjernih napona, na primjer 1.8V za Šmic 0.18mm procesa, vref izlaz još uvijek može pokrenuti
nakon dužeg vremena oko 200ms, a ja bi moj krug, pokrenuti vrijeme je samo 3ms ili na taj način, JA pogodak bivše pojaviti jer je različit od nule statična propuštanje struje u krug, tako da čak i ako se ne pokrene krug, može pokrenuti i nakon dovoljno dugo vremena, da je pravo? ako ne pravo, ono što je ispravno slučaj?
drugo pitanje, netko kaže pojasni razmak sklop treba "mrtve točke", koja je statički stabilna radna točka koja se pojavljuje za no start up krug, ja ga dodaj nodeset za nmos pristranost tranzistor (vrata = 0) i pmos pristrasnosti tranzistor (vrata = vdd) ostvariti "mrtve točke" Kad sam se moje simulacija, je li to pravo?ako ne, kako dizajnirati "mrtve točke" ispravno?
pls popuštanje mene neki detaljan savjet, hvala svima.
nakon dužeg vremena oko 200ms, a ja bi moj krug, pokrenuti vrijeme je samo 3ms ili na taj način, JA pogodak bivše pojaviti jer je različit od nule statična propuštanje struje u krug, tako da čak i ako se ne pokrene krug, može pokrenuti i nakon dovoljno dugo vremena, da je pravo? ako ne pravo, ono što je ispravno slučaj?
drugo pitanje, netko kaže pojasni razmak sklop treba "mrtve točke", koja je statički stabilna radna točka koja se pojavljuje za no start up krug, ja ga dodaj nodeset za nmos pristranost tranzistor (vrata = 0) i pmos pristrasnosti tranzistor (vrata = vdd) ostvariti "mrtve točke" Kad sam se moje simulacija, je li to pravo?ako ne, kako dizajnirati "mrtve točke" ispravno?
pls popuštanje mene neki detaljan savjet, hvala svima.