Platforma studio i EDK alata?

K

khamitkar.ravikant

Guest
ugoditi bilo tko mi može objasniti što su EDK alati
komponente koje su uključene u te alate
kako ja mogu iskoristiti taj alat za provedbu cryptogrphic alogorithms
ugoditi netko pomoć?

ja htijenje biti zahvalan u

molim
Last edited by khamitkar.ravikant na 05 Aug 2008 5:10, edited 2 times in total

 
http://www.xilinx.com/ise/embedded_design_prod/platform_studio.htm
http://www.xilinx.com/ise/embedded/edk_docs.htm

 
bit će moguće na bilo kojem dizajnu kriptografskog sustava pomoću alata EDK uz pomoć Microblaze.
ugoditi pustiti mene znati ako je moguće želim riješiti stvari na koje

 
- but here u need a login:

Zakrivanje algoritmi u MicroBlaze-based ugrađeni sustavi
- ali ovdje u potreba za prijavu:
http://ieeexplore.ieee.org/iel5/2192/33766/01607900.pdf

tu su još linkovi:
http://portal.acm.org/citation.cfm?id=1365199&jmp=cit&coll=GUIDE&dl=GUIDE
http://rdsg.epfl.ch/webdav/site/rdsg/users/128366/public/master_project/paper_fpl06.pdf
http://www.escet.urjc.es/ ~ phuerta / pdf / MBMPSOC.pdf

 
provjerite i ovu vezu, to možda vrlo korisno za vas, jer vidim da ima C izvorni kod algoritma!

http://web.syr.edu/ ~ sasankar / code.html

 
Hi there
sam počeo raditi na provedbi AES na Xilinx ISE alat sa VHDL.
na taj način ja htijenje potreba vaše suradnje operacije vremena na vrijeme
Očekujem u će mi pomoći u tome
puno hvala za ur previše informacija.

 
hi ..

EDK alat je callled devolepment ugrađen kit u kojem možete stvoriti te sustava i perifernih uređaja.
npr. - microblaze (procesor) može biti kreiran s perpherals poput uart, memorijske kontrolere, a također možete učitati kod softver zajedno sa svojim peripherals.this može biti učinjeno s SDK (software devolepment kit)

možete ići na Xilinx stranicu za više informacija

http://www.xilinx.com/products/design_resources/proc_central/index.htm

 
Možete koristiti EDK i Platforme studio za dizajn ugrađen sustav s MicroBlaze CPU i par periferije ...SDRAM, UART, Ethernet ... Onda iskoristiti ovaj postava izvršiti šifriranje / dešifriranje ..Da bi hardver posao koji ćete morati napisati C koda koji će inicijalizirati CPU i periferija i zatim učinite enkripcije ili dekripcije.

 
Te bi trebao čitanje dokumenata iz mape EDK DOC.posebno, ako ste u razvoju IP i htjela priključena na sustav Xilinx FPGA, a zatim pročitajte est_rm.pdf.Također pročitajte plb_usage.pdf, koja će vam dati ideju o standardno sučelje potrebno za PLB autobus u FPGA.Zatim trebate zapamtiti koristiti određene IP je iz EDK poput "proc_common", "plbv46_slave_single ili rasprsnuti", "interrupt_controller", kao što je IP, gdje je broj reference spremni su na raspolaganju za dekodiranje adrese, podaci postrojavanje, prekinuti rukovanje itd. Potom biste trebali dizajn datoteke poput. MPD,. pao,. tcl (neobavezno), tako da je tvoj IP se može "stati" u EDK zahtjev.Ako popunite ovaj, onda ste postigli gotovo pola milje kamena.Nakon toga, možete provjeriti ako je vaš IP je pogodan za EDK okoliš, tako da pokrenete novu "duda" izgraditi koristeći BSB od EDK.Ne zaboravite držati tvoj srž (to bi trebao biti kao core_name_ver_00_a) u lokalnim PCORE direktoriju.Jednom kad je vaš osnovni graditi je dovršen, a zatim samo kopirati bilo koji IP instance u DHMZ-a i promjene koje na primjer s vašim imenom jezgrom, postavke parametara i dont obaviti bilo koju adresu manipulacije ovdje.Nakon što završite unos vašeg jezgra u DHMZ-a, a zatim pomoću "Auto Adresa generacije" tehniku EDK alat.Ako se daje greška poput ", jezgra nije priključena PLB", onda misli "Bus Interface" karticu "System Skupštine View", kliknite na jezgri privitku svoje ime i jezgra na bilo koji od autobusa dostupan kao rob.Ovo će se priključiti vaš jezgra PLB a zatim učinite adresa generacije.Ako se u ovom trenutku adrese su generirani pravilno, onda to znači da je tvoj srž je priljubljen PLB i priznata od strane EDK alat.Kasnije dolazi softver dio.Ja ću objasniti ovaj dio kasnije jednom dođete do te razine.

 

Welcome to EDABoard.com

Sponsor

Back
Top