Pitanje o PLL dizajn jednadžba

H

haadi20

Guest
Pozivajući se na Keliu Shu knjigu na CMOS PLL sintisajzer, Eq.Br.3,7 daje dobitak PLL petlji kao K = (KPD Kvco R1) / N
gdje je KPD PFD dobitak
Kvco je VCO dobitak
R1 je dio 2. reda petlja filtar
i N je omjer podjele

Moje pitanje je što vrijednost N bi trebao biti korišten u ovoj jednadžbi, jer ima raspon N za N Integer PLL i njegovi ne konstantna?

Obličje naprijed za odgovore ...

 
nekoliko puta, to znači geometrijski, o max i min, valuse N

ili normalan znači, probati oba

khouly

 
to je max devider omjer ssuppose referenca freq je 5 m Hz i VCO izlaz je 1G freq hz od N = 200.

mislim jasno ako ne odgovorite opet

 
Bok,
N je geometrijska sredina kao što je rekao Kholy
khouly wrote:

nekoliko puta, to znači geometrijski, o max i min, valuse Nili normalan znači, probati obakhouly
 
Petlja dobit nije konstantna, ona razlikuje proporcionalna 1 / N na raspon od N vrijednosti.Važno je analizirati učinak različitih K imati na petlji stabilnosti (amplituda i faza marža margin).U mnogim slučajevima Kvco varira, kao i ugađanje napona i morate to uzeti u obzir kao dobro.

haadi20 wrote:

Pozivajući se na Keliu Shu knjigu na CMOS PLL sintisajzer, Eq.
Br.
3,7 daje dobitak PLL petlji kao K = (KPD Kvco R1) / N

gdje je KPD PFD dobitak

Kvco je VCO dobitak

R1 je dio 2. reda petlja filtar

i N je omjer podjeleMoje pitanje je što vrijednost N bi trebao biti korišten u ovoj jednadžbi, jer ima raspon N za N Integer PLL i njegovi ne konstantna?Obličje naprijed za odgovore ...
 

Welcome to EDABoard.com

Sponsor

Back
Top