M
mcumcumcu
Guest
Bok dečki, ja ću dizajnirati punjenja uravnotežen integrirani ADC, što je za otkrivanje mali strujni signal. I ovo je predloženi struktura. [ATTACH = CONFIG] 69.375 [/attach] Kad Rsb je niska, integrator će se vratiti na 0. Zatim Rsb je postavljena na Visoka, start podataka pretvorbe. Pretvorbe vrijeme je postavljen na 2 ^ N satove za N bitnom rješenje. Dakle, ako kada pretvorbe kraj, integrator je također 0, možemo dobio da: ukupna naboj ukloniti iz integratora koje ulazne struje je jednaka ukupnoj zadužen dostavlja integrator strane referenca danu. da je: I_in * T_clock * 2 ^ n = I_ref * T_clock * Podaci tako, podaci = (iin / Iref) * 2 ^ N. Ali moje pitanje je kako možemo učiniti naboj u integrator krajem pretvorbe vrijeme jednaka kad se počne. Hvala za bilo kakvim komentarima iz tebe.