petlja propusnost vs referentne frekvencije

Y

yijaylin

Guest
hi:
pri dizajniranju PLL, obično kažemo da je propusnost petlje treba biti dizajnirana kao 1 / 10 od referentne frekvencije.Ne mogu pronaći teorem o tome.Mogao bilo tko expain sažeto za mene?Ili samo mi recite gdje da se referentni podaci.Thanks a lot!

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />
 
Allen

<img src="http://www.edaboard.com/images/smiles/icon_wink.gif" alt="Wink" border="0" />

.
aicdesign.org

 
prvo, kada je većina novih PLL korištenje PFD detektor faze ili na temelju logičkih sklopova poput bistabile i tako te komponente su diskretnom vremenu ne nastavlja
i za glavni tok dizajn mi koristimo S domenu za dizajn i model PLL blizini zaključavanje države
pa smo uvijek refernce frekvenciju 10 puta veća od širine petlje bend kako bi se nastavlja vrijeme je pretpostavka vrijedi

khuoly

 

Welcome to EDABoard.com

Sponsor

Back
Top