Padajući vrijednost

E

explorick

Guest
Na priloženom dijagramu sljedeći tekst se spominje u knjizi:
"Vrijednost padajućeg otpornik treba biti dovoljno visok da ograniči potrošnja energije u krug, ali dovoljno nisko da se stvori napona koji se komotno ispod odvezao krugova logika-0 praga"
JA donot shvatiti zašto vlaue of Srušit bi trebala biti dovoljno niska.Whatever svibanj biti vrijednost otpornik (osim 0) napona bi se ulazni minus diodno pad napona.Onda kako niska vrijednost otpornik umjesto visoke vrijednosti otpornik mogao stvoriti napon koji je ispod driven sklopove logika-0 praga.
Žao nam je, ali morate prijaviti da biste vidjeli u ovom prilogu

 
Postavlja se pitanje ne može biti odgovoreno bez razmatranja specifikaciju je povezana logika obitelji.On zapravo radi s mnogima od njih.

discussion is only understandable when you know, that logic families as TTL have an input current.

Niska
rasprava je samo dovoljno
razumljivo kada znamo da logika kao TTL porodice imaju ulaznih struja.

 
Što se događa ako je spojen na TTL ulaz.Kako otpornik trenutni učinak izvučeni po TTL vrata?

 
Mislim da je nešto ovako:

1.Stanje 1:

Kad ni jedan od ulaza su visoki izlazni treba biti visoka.U ovom uvjet da terminski otpora od dioda mora biti manji od Srušit otpornik dopustiti da izlazni napon ustati dovoljno visoka.

2.Stanje 2:

Kada oba inputa su niske izlazne treba da bude niska.Pod tim uvjetom ako je sljedeća etapa je biti prognani, potrebno da se neki minimalni trenutni protok kroz otpornik Padajući napraviti sljedeće fazi rada.Ako je otpornik je veoma visoka, pada preko njega zbog A = 0, B = 0 trenutni svibanj biti dovoljno visoko kako bi se okrenula izlaz visoke za sljedeću fazu.Tako je Srušit otpornik je biti dovoljno niska da poboljšate ovu granica šuma.

To je, prema tome, balansiranje između pravilnu o / p razini i napredak u granica šuma.

 
Hvala Subharpe i FvM.
Imam još jedan upit u vezi ovoga.Kad god je logika 0 doprinos TTL porodice, ima trenutnu bazu koja je zaživjela bez vrata.Je li to reverse pristranosti trenutne ili tekuće od PNP transitor?Ima li bilo koji materijal koji kratki podaci o TTL logici obitelji?Added nakon 42 minuta:Imaš informacije na: http://en.wikipedia.org/wiki/Transistor-transistor_logic

 
Ulazni od starog TTL vratima je odašiljač nekog NPN tranzistor.Njegov trenutni max kad je niska 1.6mA.LS-TTL je drukčiji.
0.4V je dobar valjane logika niskog napona tako da je vrijednost Padajući otpornik treba 0.4V/1.6mA = 250 ohms.

 

Welcome to EDABoard.com

Sponsor

Back
Top