OPAMP offset u pipelined ADC, Hvala!

F

frozenduck

Guest
U tranditional pipelined ADC, maksimalna izlazna događa kada 2 * VIN-vref vos_opamp gdje vin = vref.Ako ćemo reći opamp offset je 10mV (zbog neskladom u opamp) i VIN je 500mV.VDD = 1.2V.

The hightest izlazna MDAC1 će biti 2 * 500m-500m =
10 mV 510mV.

Ovo će biti digitalizirani 510mV po sljedećim fazama i izlazna MDAC2 biti 2 * 510m-500m =
10 mV 530mV

Možemo pronaći izlazni napon je već izvan raspona i uzroka izobličenja.Također će se zasititi opamp u posljednjih nekoliko stadija jer je offset u prethodnim fazama će se pojačavaju.

Mislim da postoje dva načina za nositi se s njom.

1.Auto-nula tehnika
The opamp bi trebali biti povezani u zajedništvu dobitak kada uzorkovanja.Međutim, vincm svibanj nije jednaka vocm i ja se rijetko vidi u novine govorimo o pipelined ADC bez digitalnog kalibriranje.

2.vin koristiti manja od vref da su neke marže.
Međutim, ovaj svibanj biti koristan jer 10mV offset u prvoj fazi će biti 10mV * 2 ^ 8 u
8. fazi.Može bilo tko, dajte mi neke savjete?
Hvala.

 

Welcome to EDABoard.com

Sponsor

Back
Top