o razmak medu pojasevima dizajna,

A

arsenal

Guest
hi all,
želim dizajn razmak medu pojasevima sa napajanjem varira od 3,6 do 1.5V, koristeći 0.13u tsmc, a ne bi trebao konzumirati više od 15ua struje, moja zabrinutost je psrr i razbiti napon tranzistora, želim koristiti regulator za dolje pretvoriti snaga za jezgru pojasni razmak, na taj način ja mogu dobiti visoku psrr i izbjeći kvar problem, međutim, ovaj svibanj propust kada je moć smanjuje na 1.5V.
hvala puno, vaše ideje su dobrodošli.

pozdravi,
arsenal

 
bok

je to referenca napona ili struje referenca?što je probojni napon vaše tranzistor?je to breackdown napona kolektor emiter?ako da onda probati to namjestiti uvijek napona kolektor emiter manji od VCEBO.ako je moguće onda te moći upload tvoj ckt ...onda možemo probati više detalja ....

zdravo.

 
dont worry about it.0.13u tsmc procesu imaju / I CMOS proces čiji je rad napon je 3.3V

 
hi sunking,
u podao ja mogu samo koristiti uređaj io?što je razlika u krug gdje je niskog napona uređaja je u redu dok ja korist io uređaje umjesto?
io i uređaji u 0.13u razlikuje se puno s tim u 90nm?i kako o propuštanje struje?

hvala

 
naravno, možete.glavna je opskrba napon je 3.3V.
Više možete kontaktirati tsmc

 

Welcome to EDABoard.com

Sponsor

Back
Top