Multi napona i multi power mode dizajn particioniranje

O

oak_tree

Guest
Naš sljedeći čip će biti u 65 nm.To je veliki skok od 180 nm.Nisam previše familar s toka, i ja ću cijeniti sve ono što se umeće.

Moje prvo pitanje je na RTL razini.Znam da je UPF / HFP se koristi za dodjelu napona i načinu na svaki modul.Što ako exixting modul sadrži neke logike da je u "uvijek-na temelju" domene i ostale dijelove koji su idući u biti off (PSO).Pretpostavljam da moram napraviti 2 različita modula (npr. prepisivanjem RTL) tako da mogu dodijeliti modu za svaki dio.Moram li prepisati RTL i stvoriti 2 modula ili postoji lakši način (kao u VHDL, koristeći 'block' izjave unutar koda. Stvara sintezu različitih modula za blok)?

 
oak_tree wrote:

Naš sljedeći čip će biti u 65 nm.
To je veliki skok od 180 nm.
Nisam previše familar s toka, i ja ću cijeniti sve ono što se umeće.Moje prvo pitanje je na RTL razini.
Znam da je UPF / HFP se koristi za dodjelu napona i načinu na svaki modul.
Što ako exixting modul sadrži neke logike da je u "uvijek-na temelju" domene i ostale dijelove koji su idući u biti off (PSO).
Pretpostavljam da moram napraviti 2 različita modula (npr. prepisivanjem RTL) tako da mogu dodijeliti modu za svaki dio.
Moram li prepisati RTL i stvoriti 2 modula ili postoji lakši način (kao u VHDL, koristeći 'block' izjave unutar koda. Stvara sintezu različitih modula za blok)?
 
Hvala za odgovor.

Što mi je značilo da imam trenutno jedan modul ( '').Recimo da imam stroj stanja koje želim staviti na 'uvijek-na' moć domena, a ja bih se isključiti napajanje na ostatak logika u tom modulu.Moram li kreirati novi modul ( "B". Modul B je instantiated u modulu '') za konačni automat, i ostaviti ostatak logika u modulu "A" ili postoji lakši način za odvajanje logike modul ''?

 

Welcome to EDABoard.com

Sponsor

Back
Top