mislite li zašto mjernog pristranosti trenutni pad od 30%

L

lijulia

Guest
usporedbom s rezultatima simulacija?

Svi blokirati) LNA, mikser, IFVGA, div2) imaju isti problem.
Označene DC pristranosti za svaki uređaj, izgleda OK, raspored za tekuću ogledalo uređaj fino izgleda!

Mislite li da je moguće, vrijednost koja je otpornik postavite trenutni PTAT u bias_gen sklop puno promijeniti uslijed procesa varijaciju?ili bilo koji drugi razlog?Ima li bilo kako u dubug to?
thx

 
od kojih archtecture pristranosti sklop se koristi?
konstanta GM-pojasni ili?

 
Varijacija je otpornik vrijednosti je 25% ili tako.
onda je 30% trenutni pad je razumno.

 
Trebali biste koristiti resister sa manjom temperaturom koeficijent.Ako možete izmjeriti je vrijednost bilo koja od otpornik na čipu (od istog tipa s onima koje ste koristili u pristranosti blok), možete riješiti taj problem.

 
hvala za sve odgovore!resistors se koristi u bias_gen ima vrlo male temperaturne varijacije, ali veliki proces varijacije, tako da je to zbog procesa varijaciju?BTW, zašto to bi trebao biti manji otpornik temperatura uzdržavani?

 
Jedini put kad sam čuo za takva odstupanja je s obzirom na WPE (dobro blizine efekt).

U osnovi, u blizini transistors rubu dobro imati različite Vth usporedbi s onima daleko od ruba.

 
smo upravo pojasni odmjeriti napon sklopa koristeći ovu vrstu otpornik serije sa exteral otpornik, a mi izračunali ovu onchip otpornik vrijednosti, usporedbom s dizajnom vrijednost, to samo chaged 5%.Dakle, čini ovaj otpornik nije glavni razlog za tekuću devijacija,
zar ne?

Bilo što drugo mogu učiniti da debug ovaj problem?

O WPE (dobro blizina effect), to je samo za dubok i uređaj?thx

 
Dragi lijulia,

morate koristiti skraćivanje resistors, sa skretnicama, kako biste umanjili učinak otpornik varijacijaAdded nakon 2 minute:Mislim da je problem je došao iz vbe mijenja

 

Welcome to EDABoard.com

Sponsor

Back
Top