Knjižnica za multi-vdd dizajn

K

kimthi

Guest
I'm reserching teorije o MVdd dizajn ali ja nemam library za to.
Plz recite mi ako znate o obilježava od standardnih ćelija u tome.
Hvala,

 
Tražite li više napona pragova ili napon ili napon Proporcionalni Otoci?

 
Ya sam imao samo čitati o multi_vt biblioteke.
Ali želim znati o drugim standardnim ćelijama.različita od multi_vt standardne ćelije.

 
Bok,

Multi VT i multi voltage cells, obje su različite.

Multivt ćelije su diferencirani prema VT klase koja je napon praga.Oni mogu biti LVT, HVT i RVT,
tj. niska VT, Visoka VT i VT Redovna respektivno.

Dok multivoltage ćelija se može koristiti u multi voltage dizajn u kojoj postoje različita napona domene.npr. za
Specijalne ćelije su potrebni za provedbu multi-Voltage dizajn.

1.Razina zakretač
2.Izolacija Cell
3.Enable Razina zakretač
4.Zadržavanje Flops
5.Uvijek na stanicama
6.Snaga vratarenje Switches / MTCMOS preklopnik

Razina zakretač: Svrha ove ćelije je pomak napona od niske do visoke, kao i visoka da niska.Općenito tampon spojno tip i vrstu razini shifters nisu dostupne.U principu H2L LS-a su vrlo jednostavni L2H LS-a, dok su mali kompleks i općenito veće veličine (visina dvokrevetne) i imaju 2 power igle.Postoje određena ograničenja za smještanje L2H razini zakretač rukovati razine buke u dizajnu.Razina shifters obično se koriste za pretvaranje signala i razine zaštite od curenja šunjati stazama.Uz veliku brigu, razina shifters može biti izbjegnuto u nekim slučajevima, ali to će postati manje izvedivo na širem planu.

Izolacija Cell: To su potrebne posebne ćelije na sučelju između blokova koji se zatvori-dolje i uvijek.Oni spajati izlaz na čvoru poznat napon.Ove stanice treba biti smještena u 'uvijek' samo regije i omogućiti signal izolacije mob treba biti 'always_on ".U orah-granata, jedan izolacije mob, potrebno je izdvojiti plutajuæi ulaza.
Postoje 2 vrste izolacije ćelija (a) zadržati "0" (b) zadržati "1"

Enable zakretač Level: Ovaj mob je kombinacija razine zakretač i Izolacija mob.

Zadržavanje Flops: Ove ćelije su posebna flops s više napajanje.Oni su obično se koriste kao sjena registrirati da zadrži svoju vrijednost, čak i ako blokova u kojima je živjelo svojim se zatvori-dolje.Svi putovi vode do ove registrirati treba 'always_on' i stoga posebnu pažnju treba poduzeti kako bi se sintetizirati / mjesto / ruta njih.U orah-ljuska: "Kad su blokovi dizajn isključen za spavanje način, podataka u svim flip-flops sadržane u blok će biti izgubljene. Ako je dizajner želi zadržati državu, zadržanje flip-flops mora se koristiti".

Zadržavanja skljokati ima istu strukturu kao standardan master-slave neuspjeh.Međutim, zadržanje skljokati ima balon reza koji je spojen na true-Vdd.Uz pravilan niz kontrolu signala prije spavanja, podaci u neuspjeh može biti napisan u balon reza.Slično tome, kada je blok izlazi iz sna, podaci mogu biti pisani natrag u flip-neuspjeh.

Uvijek na ćelije: U pravilu su to buffers, da ostane uvijek powered bez obzira na to gdje se nalaze.Oni mogu biti bilo posebne ćelije ili redovne buffers.Ako se koriste posebne ćelije, oni imaju svoje sekundarnog napajanja i stoga može biti smještena bilo koja gdje u dizajnu.Korištenje regularna buffers kao uvijek u ćelijama ograničava plasiranje ovih ćelija u određenom području.

U orah-shell "Ako podaci treba biti preusmjeren kroz ili iz sna blokovi blokovi na aktivan i ako je udaljenost usmjeravanje prekomjerno duge vožnje ili je odveć velika opterećenja,
a zatim buffers mogu biti potrebne za pogon mreže. U tim slučajevima je uvijek na buffers se mogu koristiti. "

Snaga vratarenje Switches / MTCMOS Switch: MTCMOS zalaže za multi-prag CMOS, gdje niske Vermont vratiju koriste se za brzo i visoko Vermont vrata se koriste za isticanje niska.Korištenjem visoko Vermont transistors kao zaglavlje prekidači, blokova ćelija može biti isključen spavati-modu, kao što je curenje vlast uvelike smanjen.MTCMOS sklopke mogu biti implementirani u različitim različite načine.Prvo, oni se mogu provoditi kao PMOS (header) ili NMOS (fusnote) prekidače.Drugo, njihova zrnatost može se provesti na razini ćelije (fino zrno) ili na razini bloka (-grubo zrno).To jest, sklopke mogu biti ili ugrađene u svaku ćeliju standard, ili se mogu koristiti za isključivanje veliki blok dizajna standardnih ćelija.

Hope to će vam pomoći.

Hvala.

HAK.

 

Welcome to EDABoard.com

Sponsor

Back
Top