kako to simulirati propusnost od PLL

J

jerryhuang

Guest
trebam naučiti dizajn PLL, kako za veću propusnost od PLL? hvala

 
glavna komponenta koja utječe PLL bandwith je thwe loop filter,
kada je u dizajn u filtar petlje mora osigurati da se propusnost od petlje je manje od reffernce frekvencije ur pomoću "valjanost linaer aproksimacija"

o simulacije u može simulirati thwe PLL sustav pomoću Matlab u fazi domene koje u može dobiti odgovor korak širina pojasa.stabillty
također u može se simulirati u vremensko područjekhouly

 
hvala, imam pitanje, ne veću propusnost od PLL, brže zaključavanje-vrijeme PLL? i ja dont znati kako korištenje Matlab za simulaciju PLL petlji s filterom, postoje li bilo koju komponentu kao otpornik i glavni model u Matlab kao i ritam, može li mi dati Matlab uzorka, ili ja samo treba znati prijenosa funkcija petlje filtar?

 
da je propusnost od PLL povećati brzinu PLL povećanje ili smanjenje vremena zaključavanje
o simulacije u matlab insted of componnet korištenje prijenosa funkcija filter u domenu e ", ali je kao ablock" VCO model integrateor pomnožen stalnim "KVCO"

Nadam se da će pomoći

khouly

 
velika propusnost također znači vaš PLL će vidjeti više buke iz vašeg unosa.
Morate ravnoteže zaključavanje vrijeme, podrhtavanje za naočale.Također pojasnu širinu mora biti male usporedbe sa svojim izlazom na drugi način učestalosti vaše linearna aproksimacija PLL svibanj neće raditi dobro

 
yeah
i u može iskoristiti niske oscilator refernce jetter
ali i kao pregrada povećanje je vrijednost će biti pomnožena sa faza šum kristalno "povećavati faza buku"
pa u mora znati što u potreba i kompromis s PLL petlji parametri

khouly

 
Je propusnost od PLL definded maianly po propusnost petlje filtar? Zašto shuold propusnost od PLL biti niže od frequence od refernce, buka obzir?

 
ja misliti petlja propusnost će utvrditi stjecanje raspon pll.if u pokušati smanjiti talasanje u VCO kontrolom napona spuštanjem petlja propusnost i odbijanju visoke frequerny komponente onda stjecanje raspon suffers.this je zato što je raspon frekvencija za PLL brave koja je određena Win-Wdiv <WLPF.

Pozdravi
Amarnath

 
Pojasna širina PLL otprilike jednako u ICP Kvco * R * / 2 * N * Phi
ICP u kojima je struja Charge pumpe, Kvco je dobit od VCO, R je vrijednost otpora u 2 bi omču filtar.N je omjer šestar.

tako da ako želite veću propusnost, možete povećati vrijednost R. Ali ti cnanot povećati propusnost prevelik.To je lema koji bi trebao biti manji bandwith 1 / 10 ulaznih frekvencija kako bi se izbjeglo nestabilnosti.

 
također povećava R, povećati će se buka od nje "povećanje buke faza"

khouly

 
bok!

Nadam se da će vam ovaj članak pomoći.

pozdravi,
vijay
Žao nam je, ali morate prijaviti kako biste vidjeli ovaj privitak

 
bok!

Nadam se da će vam ovaj članak pomoći.

pozdravi,
vijay
Žao nam je, ali morate prijaviti kako biste vidjeli ovaj privitak

 

Welcome to EDABoard.com

Sponsor

Back
Top