Kako početi crtati pojasni razmak ovaj krug?

S

Shaq

Guest
Poštovani,

Želim dizajn 0.6v od Vref u pojasni razmak kao što je prikazano u nastavku.

Ali, imam pitanje koje se kako mogu odrediti (W / L) svaki tranzistor?

I, kako odrediti trenutni svakog tranzistora?

Hvala toliko !!!!!

(Tech. procesa je TSMC 0.18um, Vdd je 1.8V)
Žao nam je, ali morate prijaviti kako biste vidjeli ovaj privitak

 
To je vrlo korisno pitanje.
Tko će odgovoriti na to pitanje?

 
Zašto želite da koristite ovu strukturu samo za razmak medu pojasevima?

 
Ovo je razmak medu pojasevima CKT bez Otpornici, ali nije prikladan za obrezivanje

 
ipsc wrote:

Zašto želite da koristite ovu strukturu samo za razmak medu pojasevima?
 
Pročitajte prilog
Žao nam je, ali morate prijaviti kako biste vidjeli ovaj privitak

 
to je bolje za vas da koristite normalan razmak medu pojasevima s reisitor da dizajn proizvoda

 
Quote:Ovo je razmak medu pojasevima CKT bez Otpornici, ali nije prikladan za obrezivanje
 
yorande wrote:Quote:Ovo je razmak medu pojasevima CKT bez Otpornici, ali nije prikladan za obrezivanje
 
yorande wrote:Quote:Ovo je razmak medu pojasevima CKT bez Otpornici, ali nije prikladan za obrezivanje
 
Zašto koristiti ovu vrstu razmak medu pojasevima?Koje prednosti napraviti sklop imaju?Mi često koriste konvencionalna razmak medu pojasevima s otpornik.

 
Ovaj sklop neće raditi dobro za vas.Čak iu izvornom radu, vjerujem da ova vrsta spoja je samo trik za pisanje papir.Nitko to ne koristi u proizvod (jer je gm također ima temp / proces varijacija).Vout se uglavnom oslanjala na Vd2 DC-točka plus AC amout K * delta (Vd), ne bolji od jednostavnih otpornik jedan u bilo kojem udžbeniku.
U svoj novi lik, stavite trećine dioda kako bi dobili izlaz 0.6V.Ukupne snage će biti: Vd2 K * delta (Vd)-Vd3.Vi samo dodati dvije delta (VBV), tada nećete imati temperaturu naknadu.
U orignal papira, Ako ne moľete osigurati struja teče kroz M4 i M1 su ratioed (koje je teško kontrolirati u stvarnosti, zbog mismatch), tada jednadžba vout neće držati.A omjer squareroot (AG) neće napraviti bolji posao od par otpornika (koja može biti ratioed dobro).
Samo moja misao, ne znači da uvrijediti autora.
Shaq je napisao:ipsc wrote:

Zašto želite da koristite ovu strukturu samo za razmak medu pojasevima?
 
Mislim da ovaj novi manji razmak medu pojasevima mogu generirati Vref od konvencionalnih, koja izlazi 1.2x V.

BTW, ovaj novi dizajn je stvarno razmak medu pojasevima?Any reference za to?Hvala.

 
Shaq je napisao:ipsc wrote:

Zašto želite da koristite ovu strukturu samo za razmak medu pojasevima?
 
ne pojasni razmak bez otpornik nemaju industrail ili komercijalne vrijednosti u budućnosti?

 
Ako vam je potrebna pojasni razmak manji od konvencionalnog (~ 1.22V) jedan, ja bih preporučio čitanje sljedeće papira:

Referentni razmak medu pojasevima CMOS sklop s pod-1-V operacija
Banba, H.; Shiga, H.; Umezawa, A.; Miyaba, T.; Tanzawa, T.; Atsumi, S.; Sakui, K.;
Solid-State Circuits, IEEE Journal of
Volume 34, Issue 5, svibanj 1999 Page (s): 670 - 674
Digital Object Identifier 10.1109/4.760378

http://www.edaboard.com/viewtopic.php?p=365207 # 365.207

 
Imam isto pitanje u vrijeme razmak medu pojasevima dizajna previše!

 

Welcome to EDABoard.com

Sponsor

Back
Top