Kako implementirati MOSFET nad trenutnom foldback?

B

bittware

Guest
Halo stručnjaci,
Ja sam jedan projektiranje MOSFET output stage komutacijski sklop koji potrebe za više od trenutne foldback funkciju kako bi se zaštitili od MOSFET pregrijan pod opterećenjem fault condition (R4 je opterećenje).Pls pogledajte priložene slike.Što Ja mogu shvatiti da je dodati otpornik serijski R8 na M2 (NMOS) izvor pokušati smanjiti Vgs kada trenutni porast opterećenja.Ali sve što sam tweaked R8 i R6, ili pregrijavanja ili još uvijek postoji M2 ugriza previše pad napona koji uzrokovane nedovoljnim Vgs pod normalnim opterećenjem (max.500mA).
Može li biti ljubazni dečki dosta to popuštanje mene neki savjeti za provedbu foldback pod velikim opterećenjem (> 1A) što znači da smanjuje opterećenje napon (preko R4) i sadašnje, kao i obje M1 i M2 trošiti više od 1.5W?Treba mi rješenje što jednostavnije.
Hvala unaprijed.

Srdačan pozdrav,
Bittware
Žao nam je, ali morate prijaviti da biste vidjeli u ovom prilogu

 
The datasheets od MOSFET su u prilogu.
Žao nam je, ali morate prijaviti da biste vidjeli u ovom prilogu

 
bittWare nisam vidio na tablični Vaše MOSFETs, možete priložiti sliku svoje Vgs vs Id charactristics u različitim tempratures?
Što mi je osumnjičeni su visoke trenutni mosfets da je vrlo mali iznos promjene Vgs može imati ogroman utjecaj na Id.posebno morate uzeti u obzir promjene Vgs vs Id u visokom tempratures.U donjem temps mali otpornik svibanj zatvorio FET off, ali na višoj temp da mali otpornik svibanj biti premale da foldback struja.Tako Solition koristiti donji sadašnje MOSFET da njezina izlučivalo trenutni grdno se ne mijenjaju sa najmanjim Vgs promijeniti pogotovo u višim temps.

 
Bok,
Na prvom mjestu Zašto se koristiti dva MOSFETS i zašto nije samo jedan?Za komutacijski sklop ovako, jedini put Ja mogu misliti na što brinuti o preopterećenje je prilagodba kondukcija razdoblja, koje je da optički feeed nazad koristeći kap preko Izvor resistance of 1 ohms i kontrole ulaznih pulse width pomoću PWM?
Pozdravi,
Laktronics
Last edited by laktronics
26. veljača 2008 15:23, edited 1 put ukupno

 
Fala wrote:

bittWare nisam vidio na tablični Vaše MOSFETs, možete priložiti sliku svoje Vgs vs Id charactristics u različitim tempratures?

Što mi je osumnjičeni su visoke trenutni mosfets da je vrlo mali iznos promjene Vgs može imati ogroman utjecaj na Id.
posebno morate uzeti u obzir promjene Vgs vs Id u visokom tempratures.
U donjem temps mali otpornik svibanj zatvorio FET off, ali na višoj temp da mali otpornik svibanj biti premale da foldback struja.
Tako Solition koristiti donji sadašnje MOSFET da njezina izlučivalo trenutni grdno se ne mijenjaju sa najmanjim Vgs promijeniti pogotovo u višim temps.
 
Imala sam u svom tablični izgled.Mislim da je ono što može očekivati da će imati tolerancije 0.5A prozor (da imaju punu provodnost u 500mA i foldback @ 1A je teško postići u svim uvjetima korištenja foldback funkciju. Mislim da je ostavljen izvodljiv ako bi se
npr. želite da foldback @ 3A (veće tolerancije prozoru).

 
Fala wrote:

Imala sam u svom tablični izgled.
Mislim da je ono što može očekivati da će imati tolerancije 0.5A prozor (da imaju punu provodnost u 500mA i foldback @ 1A je teško postići u svim uvjetima korištenja foldback funkciju. Mislim da je ostavljen izvodljiv ako bi se npr. želite da foldback @ 3A (veće tolerancije prozoru).
 
Kao što sam rekao mislim da bi trebalo raditi ako ne insistiraju na ovčinjaka natrag početi @ 1A, JA dont 'imati pristup Vašem brodu, ali predlažem da spojite vaš izvor i MOSFET vrata digitalni osciloskop i gledati što se događa, zapravo i prilagodite svoje otpornik.vaš izbor MOSFET izgleda u redu.

 

Welcome to EDABoard.com

Sponsor

Back
Top