jednostavnih problema oko sigma delta modulatora!

B

batmanliufan

Guest
Što o odnosu između raspon ulaznog signala i zasićenja
razine OP-amp koristi?
Pročitao sam nekoliko radova o sd modulator.but oni samo briga o dobiti slewrate GBW i tako dalje.

 
Povećajte unos amplitude svibanj uzrokovati probleme stabilnosti.Kada se ulazni signal ljuljačka povećati, ljuljačka opamp izlaz svibanj također povećati, koji uzrokuju
satuation problem.To nije svibanj nanijeti problem stabilnosti, nego će donijeti harmonici.
ljestvica koeficijenata DSM pažljivo, provjerite je li
ljuljačka izlaz opamp neće prijeći oko 80 ~ 90% referentnog napona.

 
Hvala puno Mr.swicap opet za vaša pomoć!
Sada ću koristiti simulink dobiti parametre SD modulator.But postoje neke probles izaći kad sam pisao Matlab datoteke.
Ja uvijek mislim da je zasićenost napon integratora je ulazni raspon singnal i
-Vref iz 1bit DAC je polovica zamahu opamp izlaz.Dodano nakon 33 minuta:AMAX = 1,35; Op-amp zasićenje vrijednost [V]
Kako mogu dobiti AMAX i -Vref kada krugove rade pod 5v vdd?

 
Ja mogu popuštanje u primjer.
U simulink: u zalazak VCOM = 0, vref = -1, a AMAX = 0.8;
U ckts: vdd = 3.3V, VCOM = 1.5V, vref = -1.5 (0, i 3v).tako, AMAX = 0.8 * 1.5 = 1,2 V (ljuljačka: 2.7v i 0.3v).
ako ur opamp dopustiti 0,3 ~ 2.7v ljuljačka, ckts će biti ok.

Evo,-Vref je 0V, koja doseže vss.Dakle, u morati postaviti ur AMAX ispod vref.
ako ja zalazak vref = -500mv (znači 1, a 2v),
AMAX može premašiti vref.
Ovo bi trebao biti određen na razini ponašanja.

 
ali ulaz je tako nisko

u praktičnom, kako se to može koristiti za rad

 

Welcome to EDABoard.com

Sponsor

Back
Top