Inverter

E

Edward_2288

Guest
hi, ja ne znam da li ovu temu treba staviti u digitalni ili analogni forum.
bilo kako, s obzirom da inverter odgovor, zašto ne želimo da bude simetrična?
kao pravilo, općenito, w / l za pmos je tri puta je da je za nmos.

thx

 
Mislim da je zbog brige o nekim neočekivano vrijeme prekršaja.Ako jedna osigurati da zadovolji vremena spec., dakle, ona će biti u redu Ali, htio bih komentirati jednu stvar: sporo mijenja ulazni će izazvati kašnjenje logike da se povećava.Neki nepopularan EDA tools svibanj ne uključivati ove vrste vremena modela, neke Newbies svibanj ne biti upoznat s ovom vrstom vremena modela, ili nijedan model vrijednosti ove vrste vremena modeli nisu spremni za korištenje.

 
nMOS koristiti elektronski ali pMOS koristi rupu kao nosač.Kao što možete vidjeti, elektron je brži od rupa, tako da ćemo trebati veći pMOS osigurati vrijeme nMOS i pMOS je jednak!<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />
 
ga želite biti simetrične tako da prag napon (napon crossover) od inverter je jednaka Vdd / 2.

Sada imate najviše dopuštena razina buke za proces izvrtati.Također omogućuje tempiranje lijepo jer znate veliki PMOS su jaka kao mala NMOS, dajući vam simetrične punjenja i pražnjenja.

PS-ovaj ide u digitalnom forumu ne analogni.Pogledajte kako nitko ne zna odgovor ovdje?

<img src="http://www.edaboard.com/images/smiles/icon_wink.gif" alt="Wink" border="0" />

vrijeme modela?što?haha ići čitati knjigu o digitalnim, imaš previše daleko ispred sebe.

 
analogni forum - ne digitalni.Jeste li ikada vidjeli knjižnice oni momački koristiti?Analogni dizajner bi se sramiti koristiti one ....

 
<img src="http://www.edaboard.com/images/smiles/icon_lol.gif" alt="Laughing" border="0" />

ovu temu je jednostavan, ali spada u ovaj forum, samo osobno mišljenje.
okidač bodova @ vdd / 2 (negdje između 2 / 1 za 3 / 1 obrok) daje u više dopuštena razina buke i za vlast i groundbounce kap, ali nije najbrži inverter.Tirgger točka za najbrže inverter se obično ne vdd / 2, ali negdje malo niže od vdd / 2.

 
Odgovor je samo moje oponion u pitanje pošta, ali ne i čitati od bilo gdje.Dakle, ako bilo tko pronađe rasjedi s mojim odgovoriti ste slobodni da ih objavite na forumu.

Moj odgovor je:

Zapravo u karakteristike pretvarača neće biti tolerancije područja dozvoljeno u oba područja, odnosno, iz prijelaz od visoke do niske i od niskih do visokih.One se nazivaju tolerancije područja.Očito je lijepo imati i tolerancije, odnosno područja, za prijelaz iz niske i visoke od niskih do visokih jednake karakteristike pretvarača su poduzete simetrično.

Koji se odnose na vlasništvo pošta ovo pitanje ovdje, moje osobno mišljenje je da je ovo zaista pripada i digitalni i analogni dio.Stoga je opravdano svoje konfuzije u posting to ovdje.

 

Welcome to EDABoard.com

Sponsor

Back
Top