Charge pump operacije - check plz

H

haadi20

Guest
Ja sam simulacijom naplatiti pumpu u C65nm.ICP je 500 UA.Shematski i rezultat waveforms su u prilogu.
Imam pitanja:

1.Gore i dolje struje nisu jednake, struja punjenja doseže tik do max struje (~ 484uA), ali samo iskrcajna struje postiže (~ 170uA).Što treba učiniti kako bi im jednake?

2.Što se može učiniti za suzbijanje trenutni šiljaka na rubovima prijelaza?

3.PMOS imaju Širina 8.4um i NMOS ima širinu 6um, udvostručavanje širine PMOS povećava šiljaka pa je ovo svojevrsno optimalni za minimum impulse.Jesu valnih oblika struje i napona Vtune ispraviti?

Molimo odgovorite na gore pitanje, hvala unaprijed.

Bodovi će biti dodijeljena korisne odgovore.<img src="http://images.elektroda.net/13_1222958403_thumb.jpg" border="0" alt="Charge pump operation -- plz check" title="Charge pump operacije - check plz"/>

<img src="http://images.elektroda.net/48_1222958440_thumb.jpg" border="0" alt="Charge pump operation -- plz check" title="Charge pump operacije - check plz"/>
 
haadi20 wrote:

Ja sam simulacijom naplatiti pumpu u C65nm.
ICP je 500 UA.
Shematski i rezultat waveforms su u prilogu.

Imam pitanja:1.
Gore i dolje struje nisu jednake, struja punjenja doseže tik do max struje (~ 484uA), ali samo iskrcajna struje postiže (~ 170uA).
Što treba učiniti kako bi im jednake?
 
SA Haadi20,

Neusklađenost prvog reda su struje iz p-i n-ch ch neusklađenosti kao što je navedeno gore.Također, zbog replika točke spoja izlaznih grana pristranosti i predrasuda točku svog kruga se različite bit će neslaganje zbog VDS modulaciju efekt.Predloženi rad iznad koristi aktivni cascodes na counter VDS mismatch pogreške.

Kao i za propuste vaš krug je swithes na izlaz granu te uključuje i isključuje struja ogledala tako da prebacivanje glitches će par za izlaz.Isto tako od ogledala struja prolazi kroz zasićenje, linearna i odsiječe regija njihov VDS terminal prenaponi razlikuju se trebaju naplatiti dischage i uzrokujući velike propuste.Predloženi rad iznad mjesta posebno, preklopnici i od uključivanja struje prolazi kroz jednu ili dvije struje ogledala one bi niskopropusni filtar.Također trenutni izvori nikada se odstrani.

izgleda vaš izlazni signali mogu vidjeti da je vaš zadužen pum nije stabiliziran, ali (gotovo nema exponantially aproaching, ali još ne postoji).Ipak je izlaz za punjenje gore na taj način p-ch prirodno bi dati više struje.Predlažem trčanje više simulacija (ili ako se pogodi gdje je izlaz ide od prethodnih simulacija te mogao inicijalizirati izlazne počevši od te točke).Ako ste to učinili inicijalizacija izlaznog napona. IC te mogao imati stabilizirani izlaz na stranu gdje je sklop neusklađenosti (n-p-ch ch neusklađenosti i izlazni stupanj za ranijoj fazi napona mismatch) struje će biti puno bliže.

Ukoliko dont 'voljeti iskoristiti aktivni cascodes nego što ima zadužen za santinu sheme gdje je duplikat ogranak koji prati napon izlazna grana i izlazni prekidač struje je bačena na tu granu ili za izlaz u ovisnosti od faze sata.To Vay struje izvora osim iz glitching uvijek na smetnji i njihovih VDS napone više ili manje isto.To smanjuje glitches dramatično također sprečava trenutni izvor rezanje (ide u linearnim regiji i izvan regije nego cutt) i vraća se ponovo zasićenje regiju i obrnuto.to učiniti preklopnici i tekući ogledala trebaju zamijeniti mjesta.

sretno.

 

Welcome to EDABoard.com

Sponsor

Back
Top