ac komutiranje pomoću 8051.

L

leoren_tm

Guest
bok.Želim oblikovati sklop za kontrolu jednog aparata za on i off države, koristeći 8051.Možete li predložiti dobar pristup u rješavanju problema?kao što sam pročitao, pomoću releja, bi razmatranja na buku ona će stvoriti kod okretanja off to ..
kao i za vlast u opskrbi, bolestan samo neke res, cap, zdiode da budu pastiri mojem 7805 ..
hvala ti

 
Da bi izbjegli sve probleme smatraju se od vas, koristite optoelektronička spregnuto Solid-State-relej, koji se mogu izravno potaknut iz 8051-pin (a) ..
Ovdje su neke više pojedinosti:
http://www.omega.com/temperature/Z/pdf/z124-127.pdf

Rgds,
IanP
Žao nam je, ali morate prijaviti da biste vidjeli u ovom prilogu

 
bok

ckt povezuju na ovaj način.
MC8051-ULN2803-O/E/N RELAY-dobavljač-motorAdded nakon 15 sekundi:bok

ckt povezuju na ovaj način.
MC8051-ULN2803-O/E/N RELAY-dobavljač-motorAdded nakon 7 minuta:bok

ckt povezuju na ovaj način.
MC8051-ULN2803-O/E/N RELAY-dobavljač-motorNakon 3 minute Added:bok

ckt povezuju na ovaj način.
MC8051-ULN2803-O/E/N RELAY-dobavljač-motor

 
Quote:

bi razmatranja na buku ona će stvoriti kod okretanja off to ..
 
IanP wrote:

Da bi izbjegli sve probleme smatraju se od vas, koristite optoelektronička spregnuto Solid-State-relej, koji se mogu izravno potaknut iz 8051-pin (a) ..

Ovdje su neke više pojedinosti:

http://www.omega.com/temperature/Z/pdf/z124-127.pdfRgds,

IanP
 
Opto Releji nude brojne pogodnosti, kao što je opisano.U slučaju da je dvosmjerni tiristor fail, procesor je još uvijek izoliran od optoelektronička krug, tako da sigurno dobar izbor.Downside je cijena, jeftinije koristiti tranzistor i relej, ali je potrebno paziti da se smanji layout električne buke, i na kalem i komutacijski strane.Biste savjetujemo korištenje anti uzburkanost uređaji VDRs etc preko kontakata, kao i spirala dioda.Added nakon 6 minuta:Ne trebate dvokrevetna pristran PCB.Svi tereni za zajedničku točku.Relay feed izravnu ili iz PSU Reg.Odvojite pratiti na reg iz logike, R / C decouple i puno malih decoupling kape širiti oko sebe.

 
GrandAlf wrote:

Opto Releji nude brojne pogodnosti, kao što je opisano.
U slučaju da je dvosmjerni tiristor fail, procesor je još uvijek izoliran od optoelektronička krug, tako da sigurno dobar izbor.
Downside je cijena, jeftinije koristiti tranzistor i relej, ali je potrebno paziti da se smanji layout električne buke, i na kalem i komutacijski strane.
Biste savjetujemo korištenje anti uzburkanost uređaji VDRs etc preko kontakata, kao i spirala dioda.
Added nakon 6 minuta:
Ne trebate dvokrevetna pristran PCB.
Svi tereni za zajedničku točku.
Relay feed izravnu ili iz PSU Reg.
Odvojite pratiti na reg iz logike, R / C decouple i puno malih decoupling kape širiti oko sebe.
 
VDR = napon ovisan otpornik (apsorbira spikes visoki napon)
Najvažnije o osnovama na PCB, da koliko god je to moguće, oni bi trebao sve vratiti na PSU ulazni terminal.Ako imate zemaljska krivudavim stazama diljem mjesto, zbog otpora, zemlja može biti malo drugačiji potencijale.To može dovesti do raznih problema u obje digitalni i analogni sklopovi itd.
Morate biti koristeći neki priključak za prijelaz, ne znate što znače pomoću 2 portovi?
Ljepušan velik dio sve MCU kočiće će visoke tijekom reset razdoblju, ako se taj problem i da treba biti dizajnirana out.Ponekad možete napraviti reset puls kratka, tako da ona nije dovoljno dugo da rade jedan relej ili slično.ovisi o procesoru.Niste sigurni što kontinuiranih signala koji su, možda nekakvu nestabilnosti.ili programming error.Izgledati što trebate napraviti malo istraživanje.Nadam se ovo pomaže malo.

 
Quote:

Najvažnije o osnovama na PCB, da koliko god je to moguće, oni bi trebao sve vratiti na PSU ulazni terminal
 
Ako imate odvojene zajednice feed moć da svatko od izravne PSU, ne petlja njih.Reset je kontroliran od strane kapa veličine, provjerite da li je to dovoljno dugo raditi ispravno reset.Obično naveli kao 1u.JA nađi 100n ok radi na sve do sada.Vidim ono što se dobije na pomoću 2 lukama.Vjerojatno nije najbolje rješenje da se oslanjaju na stanje izlaza na vlast gore.Korištenje aktivnog logike i niskog inverter bilo bi bolje.Alternativley mogli koristiti aktivni niskog luka za prebacivanje snaga putem tranzistor itd. Učinite to nakon zakašnjenja, kada je procesor ima stabilizirani.

 
promatrati i na igle na power-up potok neželjenih impulsima ... i samo 1 prekinuli, a to je vrijeme int .... koristeći negativne logike bi još aktiviranje releja jer je neželjeni signal ... im koristeći neki zajedničke resetira, u kojem 8.2k res na terenu i 10uF na 5, možda i ono što si rekao ... mijenjanje vrijednosti kapu ... bolestan probati ... hvala vam

i isto tako, ja imam neke loše odbora layout

<img src="http://www.edaboard.com/images/smiles/icon_neutral.gif" alt="Neutralno" border="0" />Quote:

Ako imate odvojene zajednice feed moć da svatko od izravne PSU, ne petlja ih
 
Sorry mislio sam ti imala je odbor za mcu odvojena od relej odbora.Moj nesporazum.Bušenje rupe / utora se često koristi za izolaciju između visokog i niskog napona, navika utjecati na rad.Većina ima samo 8051 na 1u VCC, ne otpornik, 10u izgleda prilično visoka.Pretpostavljam Vaše impulsa je nešto učiniti sa svojim inicijalizirate rutinu.Osim od toga, bez stvarne ideje.

 
Na mazidi knjizi, on koristi da se konfiguracija ... što nije jasno zašto je naveo .. ili možda nisam uzalud ga.
svibanj pitam, kako utječe na veličinu kondenzator MCU reset?

 
Veća je kondenzator je više vratiti puls.Ako je duže nego što je stvarno potrebno, to samo odgoda pokretanja, lukama održavaju visoku itd. Uzroci nikakvih drugih problema.

 
Ah, pa moram koristiti negativne logike da se okrenu na relej ili niske vrijednosti kapacitivnosti na reset PIN-a, tako da se neće voziti na moj relej o državnom .... bolestan probati .. hvala vam soo much .. sada je potrebno da pročitate knjigu o PCB usmjeravanja.

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />
 
Izlazi će uvijek ići visoke tijekom resetirati vrijeme.Ako je njegova vrlo kratkom razdoblju, on svibanj ne materije.Ipak bolje koristiti inverters ili niska aktivna logika, ako je to će biti problem.

 

Welcome to EDABoard.com

Sponsor

Back
Top