Što je odnos tog DC parametre?

H

huojinsi

Guest
Koristeći simulator i spektra modela varalica od 5V standardnim CMOS proces, nmos tranzistora je simuliran i rad DC točke ovog nmos tranzistora je tiskana na slici.Pod uvjetom normalnog rada države, imam neke nedoumice u vezi s njezinim DC parametre:
1.Zašto je "ibulk" trenutne tako veliki?
2.Što je odnos DC parametara u plavom pravokutniku oznaka?zašto ne Vdsat izjednačiti (Vgs-VTH)?Prema VdS, vgs i VTH, kako to izračunati i dobiti ovu vdsat 647.4mV?

Pls vodič mene!Bilo koji odgovor je vrlo cijenjena!Thks unaprijed!
Žao nam je, ali morate prijaviti da biste vidjeli ovu privitku

 
Možda "Vdsat" je napon na Drain zasićenja, a ne napon od Drain-Source.

 
Hi učitelje!
dolazi na, dajte mi razumno objašnjenje!Ako u imati formulu izračuna, to je savršeno!Thks!

 
nam to govori da uređaj radi iznad probojni napon?

jer ja nikad ne vide ljudi prihvaćaju ibulk> 100ua

 
Ne iznad slom, ali dovoljno visoka, tako da utjecaj ionizacije (vruća elektrona) uzrokuje visoku supstrat struje.Uređaj je vjerojatno namijenjen za napone manje, kao što je 3.3.
Također imajte na umu da je GDS je prilično visoka ovdje, s obzirom na isti efekt.

Vdsat je napon izračunava simulatora koji će biti približna granica između linearnih i zasićenja.
VDS je jednostavno odvod-izvor napona
Vgs su vrata izvor napona
VT je napon praga

Nadam se da pomaže

 

Welcome to EDABoard.com

Sponsor

Back
Top