»Zašto ulazni otpor na terminalu i-je niska? (korišten u LDO)

L

lxcpku

Guest
Radovi iz JSSC kaže unosa otpor na terminalu i - je niska, ja donot sasvim razumijem zašto?i ja mislim ulaznog otpora ovisi o trenutnom kroz tranzistor, budući da je dioda.Međutim, to ciruit se koristi u LDO, tako da struja ne bi trebao biti prevelik, na primjer: 1uA u nastavku), a zatim ulazni otpor na terminalu je još uvijek niska?i zašto?Mogao bilo tko popuštanje mene točan izraz ulazni otpor na terminalu ili -?thx puno za svoju iskrenu pomoć

btw: što magnituda ovog unosa otpora?kao što 100k ili 1k i tako dalje, jer bum na ovom terminalu svibanj utjecati na stabilnost spoja, imam vjerojatno znati vrijednost ulaznog otpora

bilo tko mogao pomoć mene?thx puno

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Osmijeh" border="0" />Žao nam je, ali morate prijaviti da biste vidjeli ovu privitku

 
taofeng je napisao:

Izvor terminala u osnovi niske impedancije čvora.
 
zato i - kolodvor su povezani s izvorom čvor koji je impedancije.
To je razlog zašto ovaj članak ne imati bilo koji problem na stabilnost budući izlaz LDO se impedancije ( terminala), koji je izvan UGF.

 
taofeng je napisao:

jer su i - terminal spojen na izvor čvor koji je impedancije.

To je razlog zašto ovaj članak ne imati bilo koji problem na stabilnost budući izlaz LDO se impedancije ( terminala), koji je izvan UGF.
 
1/gm ako nije pogreška.

Valjda Iq = 1uA znači sve pristranosti struja?Ja sam ne siguran.

 
taofeng je napisao:

1/gm ako nije pogreška.Valjda Iq = 1uA znači sve pristranosti struja?
Ja sam ne siguran.
 
Let's put to ovako:
1.To je relativno niska u usporedbi s impedancije izlaz push pull pozornici (~ M ohma).
2.Samo slikanje normalno regulator napona dizajn (bez velikih kondenzator na izlaz), izlaz je visoka impedancija čvorišta.A najgori slučaj je kad struja je izuzetno nizak, kojima sam znači da je najgori slučaj za stabilnost.Ovo ostavlja dva visoka impedancija čvorova, koji je potencijalno nestabilan.Kod sadašnje povećava, što je jednako opterećenje otpora smanjuje i izlazni čvor je dovedena do veće frekvencije, tako da poboljšava fazu marže.
3.S terminal spojen na izlaz regulatora.Kao što se obračunava, čak iu uvjetima 1uA, impedancija je još uvijek niska od deset puta izlazni čvor push-pull pozornici.To pomaže za stabilnost.

 
taofeng je napisao:

Let's put to ovako:

1.
To je relativno niska u usporedbi s impedancije izlaza pozornice push pull (~ M ohma).

2.
Samo slikanje normalno dizajn regulator napona (bez velikih kondenzatora na izlazu), izlaz je visoka impedancija čvorišta.
A najgori slučaj je kad struja je izuzetno nizak, kojima sam znači da je najgori slučaj za stabilnost.
Ovo ostavlja dva visoka impedancija čvorova, koji je potencijalno nestabilan.
Kod sadašnje povećava, što je jednako opterećenje otpora smanjuje i izlazni čvor je dovedena do veće frekvencije, tako da poboljšava fazu marže.

3.
S terminal spojen na izlaz regulatora.
Kao što se obračunava, čak iu uvjetima 1uA, impedancija je još uvijek niska od deset puta izlazni čvor push-pull pozornici.
To pomaže za stabilnost.
 
JA trčanje simulacija, i rezultati pokazuju da je niska impedancija kolac za siguran.pa to neće utjecati na stabilnost spoja.ali rukom izračun.impedancije na tom terminalu je 1/gm, što je više od 100K, i fd = 1/2pi * RC, što je daleko manje od rezultata simulacije.ništa izvrnut sa mojim obračun?
bilo tko mogao pomoć? sugestije i savjete uvijek će biti welcom.thx puno:)

 

Welcome to EDABoard.com

Sponsor

Back
Top